- הקדמה צו PCIe 5.0 ספּעציפֿיקאַציעס
די PCIe 4.0 ספעציפיקאציע איז געווארן פארענדיגט אין 2017, אבער עס איז נישט געשטיצט געווארן דורך קאנסומער פלאטפארמעס ביז AMD'ס 7nm Rydragon 3000 סעריע, און פריער האבן נאר פראדוקטן ווי סופערקאמפיוטינג, ענטערפרייז-קלאס הויך-גיך סטאָרידזש, און נעץ דעווייסעס גענוצט PCIe 4.0 טעכנאלאגיע. כאטש PCIe 4.0 טעכנאלאגיע איז נאך נישט געווארן אנגעווענדעט אויף א גרויסן פארנעם, האט די PCI-SIG ארגאניזאציע לאנג אנטוויקלט א שנעלערע PCIe 5.0, די סיגנאל ראטע האט זיך פארדאפלט פון די יעצטיגע 16GT/s צו 32GT/s, די באנדווידט קען דערגרייכן 128GB/s, און די ווערסיע 0.9/1.0 ספעציפיקאציע איז פארענדיגט געווארן. v0.7 ווערסיע פון די PCIe 6.0 סטאנדארט טעקסט איז געשיקט געווארן צו מיטגלידער, און די אנטוויקלונג פון די סטאנדארט איז אויף די ריכטיגע וועג. די פין ראטע פון PCIe 6.0 איז געוואקסן צו 64 GT/s, וואס איז 8 מאל אזויפיל ווי PCIe 3.0, און די באנדווידט אין x16 טשענעלס קען זיין גרעסער ווי 256GB/s. מיט אנדערע ווערטער, די היינטיקע שנעלקייט פון PCIe 3.0 x8 פארלאנגט נאר איין PCIe 6.0 קאנאל צו דערגרייכן. וואס אנבאלאנגט v0.7, האט PCIe 6.0 דערגרייכט רוב פון די אייגנשאפטן וואס זענען ארגינעל געמאלדן געווארן, אבער דער עלעקטריע קאנסומאציע איז נאך ווייטער פארבעסערט.ד, און דער סטאַנדאַרט האט ניי איינגעפירט די L0p מאַכט קאָנפיגוראַציע גיר. פֿאַרשטייט זיך, נאָך דער מעלדונג אין 2021, קען PCIe 6.0 זיין קאמערציעל בנימצא אין 2023 אָדער 2024 אין פריסטן. למשל, PCIe 5.0 איז באַשטעטיקט געוואָרן אין 2019, און ערשט איצט זענען דאָ אַפּליקאַציע קאַסעס.
קאַמפּערד מיט די פריערדיקע סטאַנדאַרט ספּעציפיקאַציעס, PCIe 4.0 ספּעציפיקאַציעס זענען געקומען לעפיערעך שפּעט. PCIe 3.0 ספּעציפיקאַציעס זענען איינגעפירט געוואָרן אין 2010, 7 יאָר נאָך דער איינפיר פון PCIe 4.0, אַזוי די לעבן פון PCIe 4.0 ספּעציפיקאַציעס קען זיין קורץ. אין באַזונדער, עטלעכע פאַרקויפער האָבן אָנגעהויבן צו דיזיינען PCIe 5.0 PHY פיזישע שיכט דעוויסעס.
די PCI-SIG אָרגאַניזאַציע ערוואַרטעט אַז די צוויי סטאַנדאַרדן וועלן קאָ-עקזיסטירן פֿאַר אַ געוויסע צייט, און PCIe 5.0 ווערט דער הויפּט גענוצט פֿאַר הויך-פּערפאָרמאַנס דעוויסעס מיט העכערע דורכפֿלוס רעקווייערמענץ, אַזאַ ווי GPUs פֿאַר AI, נעץ דעוויסעס, און אַזוי ווייטער, וואָס מיינט אַז PCIe 5.0 איז מער מסתּמא צו דערשייַנען אין דאַטן צענטער, נעץ, און HPC סביבות. דעוויסעס מיט ווייניקער באַנדווידט רעקווייערמענץ, אַזאַ ווי דעסקטאַפּס, קענען נוצן PCIe 4.0.
פֿאַר PCIe 5.0, איז די סיגנאַל ראַטע געוואָרן פֿאַרגרעסערט פֿון PCIe 4.0'ס 16GT/s צו 32GT/s, נאָך אַלץ ניצנדיק 128/130 ענקאָודינג, און די x16 באַנדברייט איז געוואָרן פֿאַרגרעסערט פֿון 64GB/s צו 128GB/s.
אין צוגאב צו פארדאפלען די באנדווידט, ברענגט PCIe 5.0 אנדערע ענדערונגען, ענדערנדיק דעם עלעקטרישן דיזיין צו פארבעסערן סיגנאל אינטעגריטעט, צוריק-קאמפאטיביליטעט מיט PCIe, און נאך. אין צוגאב, איז PCIe 5.0 דיזיינט געווארן מיט נייע סטאנדארטן וואס רעדוצירן לעיטענסי און סיגנאל פארשוואכונג איבער לאנגע דיסטאנצן.
די PCI-SIG אָרגאַניזאַציע ערוואַרטעט צו פֿאַרענדיקן די 1.0 ווערסיע פֿון דער ספּעציפֿיקאַציע אין Q1 דעם יאָר, אָבער זיי קענען אַנטוויקלען סטאַנדאַרדן, אָבער זיי קענען נישט קאָנטראָלירן ווען דער טערמינאַל דעווייס וועט ווערן אײַנגעפֿירט צום מאַרק, און מען ערוואַרטעט אַז די ערשטע PCIe 5.0 דעווייסעס וועלן דעביוטירן דעם יאָר, און מער פּראָדוקטן וועלן דערשײַנען אין 2020. אָבער, די נויט פֿאַר העכערע גיכקייטן האָט געפֿירט דעם סטאַנדאַרד גוף צו דעפֿינירן די קומענדיקע דור פֿון PCI Express. די ציל פֿון PCIe 5.0 איז צו פֿאַרגרעסערן די גיכקייט פֿון דעם סטאַנדאַרט אין דער קירצסטער מעגלעכער צײַט. דעריבער, PCIe 5.0 איז דיזיינד צו פשוט פֿאַרגרעסערן די גיכקייט צום PCIe 4.0 סטאַנדאַרט אָן קיין אַנדערע באַדײַטנדיקע נײַע פֿעיִקייטן.
למשל, PCIe 5.0 שטיצט נישט PAM 4 סיגנאלן און נעמט נאר אריין די נייע אייגנשאפטן וואס זענען נויטיג כדי צו געבן דעם PCIe סטאנדארט די מעגלעכקייט צו שטיצן 32 GT/s אין דער קירצסטער מעגלעכער צייט.
האַרדווער טשאַלאַנדזשיז
די הויפּט אַרויסרופן אין צוגרייטן אַ פּראָדוקט צו שטיצן PCI Express 5.0 וועט זיין פֿאַרבונדן מיט קאַנאַל לענג. די שנעלער די סיגנאַל קורס, די העכער די טרעגער אָפטקייַט פון די סיגנאַל טראַנסמיטטעד דורך די פּי סי ברעט. צוויי טייפּס פון גשמיות שעדיקן באַגרענעצן די מאָס צו וואָס אינזשענירן קענען פאַרשפּרייטן PCIe סיגנאַלן:
· 1. פארשוואכונג פון קאַנאַל
· 2. רעפלעקציעס וואָס פּאַסירן אין דעם קאַנאַל צוליב ימפּידאַנס דיסקאַנטיניואַטיז אין פּינס, קאַנעקטאָרס, דורכ-לעכער און אַנדערע סטרוקטורן.
די PCIe 5.0 ספעציפיקאציע ניצט קאנאלן מיט -36dB פארשוואכונג ביי 16 GHz. די פרעקווענץ 16 GHz רעפרעזענטירט די נייקוויסט פרעקווענץ פאר 32 GT/ s דידזשיטאלע סיגנאלן. למשל, ווען דער PCIe5.0 סיגנאל הייבט זיך אן, קען עס האבן א טיפישע שפיץ-צו-שפיץ וואלטאזש פון 800 mV. אבער, נאכדעם וואס ער גייט אדורך דעם רעקאמענדירטן -36dB קאנאל, גייט יעדע ענלעכקייט צו אן אפענעם אויג פארלוירן. נאר דורך אנווענדן טראנסמיטער-באזירטע גלייכשטעלונג (דע-אקצענטואירן) און ריסיווער גלייכשטעלונג (א קאמבינאציע פון CTLE און DFE) קען דער PCIe5.0 סיגנאל אדורך גיין דעם סיסטעם קאנאל און ווערן גענוי אינטערפרעטירט דורך דעם ריסיווער. די מינימום ערווארטעטע אויג הייך פון א PCIe 5.0 סיגנאל איז 10mV (נאך-גלייכשטעלונג). אפילו מיט א כמעט-פערפעקטן נידריג-דזשיטער טראנסמיטער, פארקלענערט א באדייטנדע פארשוואכונג פון דעם קאנאל די סיגנאל אמפליטודע ביז דעם פונקט וואו יעדע אנדערע סארט סיגנאל שאדן געפֿארשאכט דורך רעפלעקציע און קראסטאלק קען ווערן פארמאכט צו צוריקשטעלן דאס אויג.
פּאָסט צייט: יולי-06-2023